首页> 外文OA文献 >Adaptive pipeline depth control for processor power-management
【2h】

Adaptive pipeline depth control for processor power-management

机译:用于处理器电源管理的自适应流水线深度控制

代理获取
本网站仅为用户提供外文OA文献查询和代理获取服务,本网站没有原文。下单后我们将采用程序或人工为您竭诚获取高质量的原文,但由于OA文献来源多样且变更频繁,仍可能出现获取不到、文献不完整或与标题不符等情况,如果获取不到我们将提供退款服务。请知悉。

摘要

A method of managing the power consumption of an embedded, single-issue processor by controlling its pipeline depth is proposed. The execution time will be increased but, if the method is applied to applications with slack time, the user-perceived performance may not be degraded. Two techniques are shown using an existing asynchronous processor as a starting point. The first method controls the pipeline occupancy using a token mechanism, the second enables adjacent pipeline stages to be merged, by making the latches between them 'permanently' transparent. An energy reduction of up to 16% is measured, using a collection of five benchmarks.
机译:提出了一种通过控制嵌入式单问题处理器的流水线深度来管理其功耗的方法。执行时间将增加,但是,如果将该方法应用于时间比较短的应用程序,则可能不会降低用户感知的性能。显示了两种技术,它们以现有的异步处理器为起点。第一种方法使用令牌机制控制管道占用,第二种方法是通过使相邻管道阶段之间的闩锁“永久”透明来合并相邻的管道阶段。通过收集五个基准,测得的节能量高达16%。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
代理获取

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号